記事 ID: 000085259 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/01/18

インテル® Quartus® コンパイル時に無視される SDC 制約 (Stratix V IEEE1588 オプション対応トリプル・スピード・イーサネット・デザイン)

環境

    イーサネット
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

インテル® Quartus® によるトリプル・スピード・イーサネット・デザインのコンパイル中 IEEE1588 オプションを有効にすると、生成された 「_constraints.sdc」の 443 行目のフィルターに関する fit.rpt 無視されます。

「*|inst_stratixv_hssi_8g_tx_pcs|wys|clkout」のラインのため、フィルターは無視されました。 「*|inst_stratixv_hssi_8g_rx_pcs|wys|clocktopld」が一致しなかった クロック付き。

この問題により、データパスの動作が混乱する可能性があります。 ハードウェアで。

この問題は、IEEE1588 のトリプルスピード・イーサネットに影響を与えます。 Stratix V デバイスの ACDS 12.1 で有効になっているオプション。

解決方法

生成された「_constraints.sdc」を変更します。 この sdc ファイルは Qsys によって生成され、/ / 合成 / サブモジュールに配置されています。 463 行目のキーワード「inst_stratixv_hssi_8g_rx_pcs」を検索する [inst_sv_hssi_8g_rx_pcs] に置き換えます。 472 行目のキーワード「inst_stratixv_hssi_8g_tx_pcs」を検索する を選択して「inst_sv_hssi_8g_tx_pcs」に置き換えます。

この問題は ACDS 12.1sp1 で修正されます。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。