記事 ID: 000085240 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/06/30

トランシーバーの基準クロックをGXB_RX / GXB_REFCLK入力に配置できないのはなぜですか?

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 Stratix® V、Arria® V、およびCyclone® V デバイスは、入力専用トランシーバー・リファレンス・クロックをデュアルユース・GXB_RX / GXB_REFCLK入力ピンに配置できます。ただし、Quartus® II ソフトウェア・バージョン 12.1 まで、この機能は有効になっていませんでした。 インテル® Quartus® II v12.1 以前のリファレンス・クロックは、専用の REFCLK 入力ピンにのみ配置できます。
解決方法 この機能は、Quartus® II v12.1 で完全に実装されています。

関連製品

本記事の適用対象: 14 製品

Cyclone® V SX SoC FPGA
Stratix® V FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V GX FPGA
Arria® V FPGA & SoC FPGA
Arria® V GT FPGA
Cyclone® V FPGA & SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。