記事 ID: 000085079 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/02/08

pci Express x2 バリアントのStratix V ハード IP では CvP (Configuration Via Protocol) が機能しない

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    CvP を使用している PCI Express 製品のStratix V GX ハード IP リンク・トレーニングの初期化中に x2 構成が失敗します。

    解決方法

    回避策は、x4 構成を指定し、 下りレーンを x2 にリンクします。CvP アップデートは、この回避策を使用して確実に動作します。 インテル® Quartus® II ソフトウェアのリリース 12.0 以降。このことが インテル® Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。