記事 ID: 000085017 コンテンツタイプ: トラブルシューティング 最終改訂日: 2015/01/01

インテル® Quartus® II ソフトウェア・バージョン 8.1 がリリースされて以来、EP3SL340 デバイスのタイミング・モデルは変更されていますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    はい。Quartus® II ソフトウェア・バージョン 8.1 がリリースされて以来、EP3SL340 デバイスのタイミングモデルで LVDS ブロックのアップデートがあり、LVDS ブロックに対してより堅牢なタイミングモデルを提供します。

    Quartus® II ソフトウェア・バージョン 8.1 でこの問題を解決するには、パッチ 0.45 が利用可能です。以下のリンクを使用してパッチをダウンロードし、次の手順に従ってください。

     

    1. パッチ 0.45 をインストールします。
    2. デザインの完全な再コンパイルを実行します。
    3. タイミング違反が発生していないかどうかを確認します。
    4. フィールドにすでに存在しているデバイスと、新しく生成されたプログラミング・ファイルを使用して今後のすべてのデバイスを再プログラムします。

    EP3SL340 タイミングモデルの変更に関する詳細については 、Stratix III デバイスファミリーのエラッタシート (PDF)を参照してください。

    PC の場合、次のリンクを使用してください: http://www.altera.com/patches/quartus/81/pc-quartus_ii-8.1-0.45.exe

    Linux の場合、次のリンクを使用してください: http://www.altera.com/patches/quartus/81/linux-quartus_ii-8.1-0.45.tar

    readme ファイルは次のリンクから入手できます: http://www.altera.com/patches/quartus/81/quartus_ii-8.1-0.45-readme.txt

    関連製品

    本記事の適用対象: 1 製品

    Stratix® FPGAs

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。