記事 ID: 000084973 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/12/10

RREF 抵抗要件は、Stratix V ES デバイスと製品デバイスで同じですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、RREF 抵抗要件は、Stratix® V ES デバイスおよび製品デバイスでは同じではありません。

Stratix V ES デバイスの場合、RREF ピンは 2.0K の贔贛抵抗を介してグランドに接続されている必要があります。

Stratix V プロダクション・デバイスの場合、RREF ピンは 1.8K のピンを使用して 1.8K のスピンをグランドに接続する必要があります。

関連製品

本記事の適用対象: 4 製品

Stratix® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Stratix® V E FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。