記事 ID: 000084920 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Cyclone III FPGA 開発キットに既知の問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

LCD_D_CSn I/O ピンの割り当て

 

Cyclone® III FPGA 開発キット・リファレンス・マニュアルに LCD 周辺機器のピン配列情報が正しくありません。表 2-36 では、LCD チップ選択信号 (LCD_D_CSn) をピン AB24 ではなくピン AC24 に割り当てる必要があります。

 

cycloneIII_3c120_niosII_standard・リファレンス・デザインには不正なピン割り当てが含まれています。また、デザインをコンパイルする前に変更する必要があります。

 

この開発キットに関する詳細については、 Cyclone III FPGA 開発キット 製品ページ。

 

シート 10「PLACE CAPS NEAR U22」の回路図

Cyclone® III 開発ボード回路図のシート 10 には、「PLACE CAPS NEAR U22」というメモがあります。 これらのコンデンサーは(C198、C216、C226、C158、C227、C228、C229、C218、C199) です。しかし、実際の開発ボードと PCB レイアウトでは、これらのコンデンサーは U22 ではなく U13 (DDR2SRAM) の近くに配置されます。

 

これは、Cyclone III 開発ボード回路図のシート 10 の入力ミスです。実際の開発ボード PCB レイアウトが正しい。これらのコンデンサー (C198、C216、C226、C158、C227、C228、C229、C218、C199) は、U13 の近くに配置する必要があります。

関連製品

本記事の適用対象: 1 製品

Cyclone® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。