記事 ID: 000084842 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/06/19

Arria V デバイスにおける LPDDR2 タイミング・クロージャーの問題

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は LPDDR2 製品に影響を与えています。

    Arria V デバイスをターゲットとする LPDDR2 インターフェイスが閉じられない場合がある タイミング。

    解決方法

    この問題は今後修正される予定です。

    この問題の回避策はありません。

    関連製品

    本記事の適用対象: 1 製品

    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。