記事 ID: 000084837 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/10/09

Cyclone シリーズデバイスのトリプルスピード・イーサネット MegaCore GUI で LVDS I/O を選択できないのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 LVDS I/O トリプルスピード・イーサネット MegaCore で選択できない® ターゲットデバイスがCycloneの場合 GUI® シリーズデバイス。これは、LVDS シリアライザーとデシリアライザー (SerDes) がトリプル・スピード・イーサネットが必要とする 1.25Gbps のデータレートをサポートできないためです。
解決方法

 

関連製品

本記事の適用対象: 11 製品

Cyclone® II FPGA
Cyclone® IV GX FPGA
Cyclone® III FPGA
Cyclone® III LS FPGA
Cyclone® IV E FPGA
Cyclone® V GT FPGA
Cyclone® V E FPGA
Cyclone® V GX FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。