記事 ID: 000084817 コンテンツタイプ: エラーメッセージ 最終改訂日: 2015/12/11

エラー (176138): 差動 I/O ピンおよび / または関連する SERDES を配置できません

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Cyclone® IV デバイスを使用していて、出力ピンがLVDS_E_3R I/O 規格を使用し、CLKOUT ピンに配置されている場合、インテル® Quartus® Prime ソフトウェアでこのエラーメッセージが表示される可能性があります。

     

    解決方法

    この問題を解決するために、インテル Quartus Prime ソフトウェアを変更する予定はありません。

    Cyclone® IV デバイスを使用する場合、 LVDS_E_3R I/O 規格を持つ出力ピンを CLKOUT ピンに割り当ててはなりません。

    関連製品

    本記事の適用対象: 1 製品

    Cyclone® IV GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。