記事 ID: 000084755 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

DDR3 High Performance (HP) コントローラー IP Megawizard でこのパラメーターを 6 に設定した場合、シミュレーションで Memory Write CAS Latency (CWL) が 5 になるのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

DDR3 HP コントローラー IP Megawizard® 「Auto-Calibration Simulation Options」を [Skip Calibration (キャリブレーションをスキップ)] モードで設定した場合、IP Megawizard で CWL パラメーターを 6 に設定した場合でも、シミュレーションでは CWL が 5 になります。

Quartus® II ソフトウェアおよび IP バージョン 8.1 以前では、「スキップ・キャリブレーション」モードでは CWL 5 のみがサポートされています。

シミュレーションで CWL 値を正しく設定するには、[Auto-Calibration Simulation Options (自動キャリブレーション・シミュレーション・オプション)] を [クイック・キャリブレーション] または [フル・キャリブレーション] モードに変更します。

この問題は、IP および Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

関連製品

本記事の適用対象: 3 製品

Stratix® IV E FPGA
Stratix® IV GX FPGA
Stratix® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。