記事 ID: 000084716 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Quartus® II は、ARRIA II GX/GZ 上の refclk ピンに不正な I/O 規格を割り当て、ALTGX インスタンスに IV GX/GT デバイスをStratixするのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus®® II は、Arria上の refclk ピンの I/O 規格を誤って割り当てます。® II GX/GZ およびStratix® ALTGX インスタンス向け IV GX/GT デバイス (pll_inclk ポートに適切な refclk I/O 規格を手動で割り当てない場合)。  インテル® Quartus® II は、ユーザーがデザインで設定した一般的なデフォルト I/O 標準を自動割り当てます。これにより、REFCLK ピンに対する I/O 規格の 2.5V の設定が不正になります。

    解決方法

    pll_inclk ピンに適切な refclk IO 規格を手動で割り当てます。 

     

    この問題は今後のインテル® Quartus® II リリースで修正される予定です。

    関連製品

    本記事の適用対象: 3 製品

    Arria® II GX FPGA
    Arria® II GZ FPGA
    Stratix® IV FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。