記事 ID: 000084702 コンテンツタイプ: トラブルシューティング 最終改訂日: 2011/05/10

ALTLVDS_TX MegaWizard プラグインが、tx_clockと比較してtx_inの位相アライメントを説明しているのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェアのバージョン 10.0 から 10.1 SP1 の問題により、ALTLVDS_TX MegaWizard™ プラグインはtx_inの位相アライメントを誤って説明しています。ALTLVDS_TX ウィザードの [パラメーター設定] タブの[周波数 / PLL 設定] ページで、tx_inフェーズアライメント・パラメーターの説明は次のとおりです。

What is the phase alignment of 'tx_in' with respect to the rising edge of 'tx_clock'?

このパラメーターの説明は次のとおりです。

What is the phase alignment of 'tx_in' with respect to the rising edge of 'tx_inclock'?

この問題は、Quartus® II ソフトウェア・バージョン 11.0 から修正されています。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。