記事 ID: 000084678 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/05/20

Altera_PLL およびAltera_PLL_RECONFIG メガファンクションのスキャンクロックおよびmgmt_clkでサポートされている周波数は?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 Altera_PLL およびAltera_PLL_RECONFIG メガファンクションで使用されるスキャンクロックおよびmgmt_clkのサポート周波数は、 各デバイスの fDYCONFIGCLK データシート。

fDYCONFIGCLK はダイナミック・コンフィグレーション・クロックです。

関連製品

本記事の適用対象: 15 製品

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Stratix® V GX FPGA
Cyclone® V GX FPGA
Stratix® V GT FPGA
Stratix® V GS FPGA
Arria® V GZ FPGA
Arria® V SX SoC FPGA
Cyclone® V ST SoC FPGA
Arria® V ST SoC FPGA
Arria® V GX FPGA
Arria® V GT FPGA
Cyclone® V E FPGA
Stratix® V E FPGA
Cyclone® V SE SoC FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。