記事 ID: 000084677 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/05/16

Quartus® II ソフトウェア・バージョン 13.1 でALTPLL_RECONFIGメガファンクションを使用する際にスキャンデータ・ポートに既知の問題がありますか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® II ソフトウェア・バージョン 13.1 では、ALTPLL_RECONFIGメガファンクションのスキャンデータ出力ポートが反転しています。

    解決方法

    この問題は、Quartus® II ソフトウェアの今後のリリースで修正される予定です。Quartus® II ソフトウェア・バージョン 13.1 でこの問題を解決するためのパッチが利用可能です。パッチ 0.81 をダウンロードしてインストールし、デザインを再コンパイルします。インテル® Quartus® II 13.1 以前のバージョンは影響を受けません。

     

    関連製品

    本記事の適用対象: 10 製品

    Arria® II GX FPGA
    Arria® II GZ FPGA
    Cyclone® III FPGA
    Cyclone® III LS FPGA
    Cyclone® IV E FPGA
    Cyclone® IV GX FPGA
    Stratix® III FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Stratix® IV E FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。