記事 ID: 000084647 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/06/29

STRATIX V GX、GS、GT デバイスで ATX PLL を使用する場合、VCCA_GXB [L,R] を 2.5V で供給できますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、ATX PLL を使用してトランシーバー・チャネルをクロックする場合、プロダクション・Stratix® V GX、GS、GT デバイスには 3.0V のVCCA_GXB [L,R] を供給する必要があります。

Stratix V GX エンジニアリング・シリコン・デバイスのVCCA_GXB電圧要件の詳細については、デバイスのエラッタ・シート を参照してください。

関連製品

本記事の適用対象: 4 製品

Stratix® V GX FPGA
Stratix® V FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。