記事 ID: 000084543 コンテンツタイプ: エラーメッセージ 最終改訂日: 2013/09/10

クリティカル警告 (169244): 専用 LVDS、RSDS、またはミニ LVDS 出力が存在するバンクのシングルエンド出力または双方向ピンの総数が、バンク内の推奨量を超えています。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    この警告は、同じ I/O バンクで差動およびシングルエンド I/O 規格を使用する場合、Quartus® II ソフトウェア・バージョン 13.0sp1 のCyclone® V デバイスを使用するデザイン向けに生成されます。しかし、この警告は、シングルエンド I/O ピンのみを含むバンクに対して誤って生成されることもあります。

    解決方法

    シングルエンド I/O 規格のみを含むバンクに LVDS、RSDS、またはミニ LVDS 信号がない場合、この警告は無視できます。

    クリティカル警告は、有効なケースでのみ生成されるように、Quartus® II ソフトウェア・バージョン 14.1 で修正されるようにスケジュールされています。

    関連製品

    本記事の適用対象: 6 製品

    Cyclone® V GT FPGA
    Cyclone® V GX FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V E FPGA
    Cyclone® V SE SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。