記事 ID: 000084463 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Quartus&REG で「エラー: 専用クロックが I/O ピン altclklock:i_PLL2|outclock0 を正の赁贞で供給できない」というメッセージが表示されるのはなぜでしょうか?APEX II デザインをコンパイルする際の II ソフトウェア・バージョン 2.0 について

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 インテル® Quartus® II ソフトウェア・バージョン 2.0 は、APEX II デザインをコンパイルし、フェーズロック・ループ (PLL) からの出力クロックを使用して、このエラーを与えます。 DDRIO クロックポートを正と負の両方の臆面に登録します。APEX II デバイスには、これに対応するプログラマブル・クロック・インバーターが I/O セルに組み込まれていますが、Quartus® II ソフトウェア・バージョン 2.0 では誤ってこの動作を防止します。

この問題は、Quartus® II ソフトウェア・バージョン 2.0 SP1 で修正されています。

関連製品

本記事の適用対象: 1 製品

Apex™ II

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。