記事 ID: 000084450 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2015/11/23

Cyclone V デバイスの Quartus® Prime ソフトウェアと IBIS-AMI モデルのスルーレート設定をマッピングするにはどうすればよいですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

以下の表を使用して、Cyclone® V デバイスの Quartus® Prime 開発ソフトウェアと IBIS-AMI モデルのスルーレート設定をマッピングできます。

インテル® Quartus® Prime 開発ソフトウェアの設定 IBIS-AMI 設定
5*_15ps (4)
4*_30ps (3)
3*_50ps (2)
2*_90ps (1)
1*_160ps (0)

IBIS-AMI のスルーレート・ピコ秒の図はラベルのみです。定量的なものとは見なすべきではありません。絶対スルーレートのシグナル・インテグリティー解析を実行する必要があります。

関連製品

本記事の適用対象: 4 製品

Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Cyclone® V GX FPGA
Cyclone® V FPGA & SoC FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。