記事 ID: 000084305 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/11/03

Gen3 向け PCIe ハード IP コアをシミュレートする際に、FS (フルスイング) と LF (低周波) の値がゼロになるのはなぜですか?

環境

    インテル® Quartus® II サブスクリプション・エディション
    シミュレーション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Stratix® V および Arria® V GZ デバイスファミリーをターゲットとする場合、PCIe® ハード IP シミュレーション・モデルには問題があり、Gen3 では FS および LF の値がゼロになります。特定のバス機能モデル (BFM) では、FS と LF の値が PCIe 仕様に違反しているというエラーが報告されることがあります。

解決方法

この問題は、インテル® Quartus® Prime スタンダード・エディション・ソフトウェア・バージョン 14.0 で修正されています。

関連製品

本記事の適用対象: 4 製品

Arria® V GZ FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。