記事 ID: 000084254 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/12/03

40GbE および 100GbE MAC および PHY IP コアの基礎となる PHY IP コアの再生成

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    40GbE および 100GbE MAC および PHY IP コアには PHY IP コアが含まれます。 MegaWizard プラグイン・マネージャーによって生成されます。PHY を再生成する場合 インテル® Quartus® II ソフトウェアのリビジョンが新しい IP コアでは、 既存の MegaWizard 生成ファイルを開いて再生成することができます。 それ。

    解決方法

    この問題は、インテル® Quartus® ソフトウェアの 12.1 リリースで修正されています。 IP コアにアクセスします。

    IP コアの 12.0 リリースでは、Verilog ファイルが生成されます。 MegaWizard プラグイン・マネージャーによる既知のヘッダーコメントが含まれています を MegaWizard が認識するファイルの最初の行に入力します。インチ 12.0 Quartus® II ソフトウェア・リリースでは、MegaWizard によって生成された PMA ファイル プラグイン・マネージャーには、標準のコメントセットが追加されています。 認識されません。MegaWizard が生成したファイルのヘッダーを変更する 最初の行が次のような認識可能なコメントになるようにします。

    // megafunction wizard % %

    その後、MegaWizard が生成した既存のファイルを開いて再生成することができます。 ファイル。

    40GbE PHY IP 合成およびシミュレーション・ファイルは、次の場所にあります。 で:

    • (合成ファイル) /alt_eth_40g/quartus_synth/rtl_src/phy/pma_sv/alt_e40_e4x10/alt_e40_e4x10.v
    • (シミュレーション・ファイル) /alt_eth_40g/sim_verilog/<SIMULATOR_NAME>/rtl_src/phy/pma_sv/alt_e40_e4x10/alt_e40_e4x10.v

    100GbE PHY IP 合成およびシミュレーション・ファイルは、次の場所にあります。 で:

    • (合成ファイル) /alt_eth_100g/quartus_synth/rtl_src/phy/pma_sv/alt_e100_e10x10/alt_e100_e10x10.v
    • (シミュレーション・ファイル) /alt_eth_100g/sim_verilog/<SIMULATOR_NAME>/rtl_src/phy/pma_sv/alt_e100_e10x10/alt_e100_e10x10.v

    なお、変数 ケイデンス、メンター、あらすじを指します。PHY IP ファイルは次の形式で指定する必要があります。 正しいヘッダーで更新され、MegaWizard で編集されました。 合成ファイルセットとシミュレーター用ファイルセットの両方を使用します。 使用しています。いずれかのファイルで PHY IP 設定を更新する 他のファイルセットには自動的に反映されません。

    関連製品

    本記事の適用対象: 2 製品

    Stratix® IV FPGA
    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。