記事 ID: 000084240 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/01/31

トリプル・スピード・イーサネット IP コアのLED_AN信号またはLED_LINK信号は、IP コアが SGMII MAC モードにあるときに銅線リンクのステータスを反映していますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、LED_AN / LED_LINK信号またはAUTO_NEGOTIATION_COMPLETE / LINK_STATUSレジスターは銅リンクステータスを反映していませんが、SGMII リンクステータスです。

解決方法 SGMII MAC モードでは、銅線リンクのステータスを確認するには、COPPER_LINK_STATUSレジスター (PCS レジスターアドレス0x05ビット[15]) を読み取る必要があります。

関連製品

本記事の適用対象: 29 製品

Cyclone® IV GX FPGA
Arria® GX FPGA
Cyclone® V ST SoC FPGA
Arria® II GX FPGA
Stratix® II FPGA
インテル® Stratix® 10 SX SoC FPGA
Arria® V GX FPGA
Cyclone® V SX SoC FPGA
Cyclone® V GT FPGA
Arria® V GZ FPGA
Cyclone® V GX FPGA
Arria® V GT FPGA
インテル® Stratix® 10 GX FPGA
インテル® Arria® 10 GX FPGA
Stratix® GX FPGA
インテル® Arria® 10 SX SoC FPGA
インテル® Arria® 10 GT FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Stratix® II GX FPGA
Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA
Stratix® V E FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Stratix® V GX FPGA
Arria® II GZ FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。