記事 ID: 000084218 コンテンツタイプ: 製品情報 & ドキュメント 最終改訂日: 2015/01/01

HLGPI[13:0] 入力専用ピンの割り込みサポートを有効にする方法を教えてください。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Cyclone® V SX デバイスの HLGPI[13:0] 入力専用ピンは、HPS DDR コントローラーとピンを共有します。これらの GPI ピンのピン位置を識別するには、関連するソリューションを参照してください。

    実際には HLGPI[13:0] 信号は HPS の GPIO2_porta_input[13:26] に接続されます。HLGPI を構成して、GPIO2 コンポーネントの他の GPIO と同様に割り込みを生成できます。

    GPIO 割り込みを構成するには、以下のレジスター (gpio_inten、gpio_intmask、gpio_inttype_level、gpio_int_polarity レジスター) を構成します。これらのレジスターは、Cyclone V HPS レジスターのアドレスマップおよび定義 ウェブページの、Cyclone V HPS デバイスのアドレスマップで確認できます。

    解決方法

    .

    関連製品

    本記事の適用対象: 1 製品

    Cyclone® V SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。