記事 ID: 000084196 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/06/29

単一の fPLL 出力をトランシーバーのリファレンス・クロックとして使用でき、また Stratix® V GX、Arria® V GX、および Arria® V GZ デバイスのファブリック内のロジックを駆動することは可能ですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

いいえ、単一の fPLL 出力をトランシーバー・リファレンス・クロック・ソースとして使用することはできません。また、Stratix® V GX、Arria® V GX、および Arria® V GZ デバイス上のファブリック内のロジックを駆動することもできません。

解決方法

同じ fPLL を使用して FPGA ファブリック内のロジックを駆動するには、別の fPLL 出力を有効にして FPGA ロジックを駆動します。

関連製品

本記事の適用対象: 2 製品

Arria® V FPGA & SoC FPGA
Stratix® V FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。