記事 ID: 000084102 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Stratix® II DCFIFO メガファンクションからの出力データがタイミング・シミュレーションで Xs を示しているのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

インテル® Quartus®® II ソフトウェア・バージョン 5.0 でサードパーティーのシミュレーション・ツール用に生成されたゲートレベルのタイミング・シミュレーション・ネットリストに既知の問題があります。この問題により、シミュレーション・ツールが DCFIFO メガファンクションの出力に正しい値を表示できなくなります。

この問題は、Quartus® II ソフトウェア・バージョン 5.1 から修正されています。

Quartus® II ソフトウェア・バージョン 5.0 SP1 のパッチ番号 1.29 については、Altera テクニカルサポート にお問い合わせください。

関連製品

本記事の適用対象: 1 製品

Stratix® II FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。