記事 ID: 000084022 コンテンツタイプ: トラブルシューティング 最終改訂日: 2018/07/27

インテル® Quartus® II ソフトウェア 9.1 以前でコンパイルしたデザインのハードウェアで、MLAB メモリー書き込みエラーが発生するのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

 

Quartus® II ソフトウェアのバージョン 9.1 以前では、クロック・イネーブルなしで MLAB を設定し、LUTRAM が Datain レジスターと同じクロック・ルーティングを共有しない場合、このような動作が生じることがあります。この状態は、LUTRAM のクロック・イネーブルを根拠とし、書き込み操作で MLAB が常に無効になる問題を引き起こします。このエラーは、STRATIX ® III、Stratix IV、およびII GX デバイスファミリー ®Arriaを対象としたデザインに影響を与える可能性があります。

デザインが次の方法でコンパイルされている場合 インテル® Quartus® II ソフトウェアのバージョン 9.1 以前 で、ハードウェアで正常に実行されている場合、このバグは「贔贔跗」バグが発生しておらず、MLAB エラーが発生しないことを示している必要があります。

 

Quartus® II ソフトウェア・バージョン 9.1 でこの問題を解決するためのパッチが利用可能です。 以下の該当するリンクから Patch 0.59 をダウンロードしてインストールし、デザインを再コンパイルしてください。

 

この問題は、Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

 

関連製品

本記事の適用対象: 3 製品

Arria® II GX FPGA
Stratix® IV FPGA
Stratix® III FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。