記事 ID: 000084017 コンテンツタイプ: エラーメッセージ 最終改訂日: 2015/04/01

エラー (12006): ノード インスタンス "rs_hip" は未定義のエンティティ "altpcierd_hip_rs" をインスタンス化します。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    Quartus® II ソフトウェアのバージョン 14.1 に問題があるため、コンフィグレーション・バイパス機能が有効になっている Arria® 10 PCI Express® ハード IP でこのエラーが発生する可能性があります。

    解決方法

    /ip/altera/altera_pcie/altera_pcie_a10_ed/example_design/verilog/chaining_dma ディレクトリーからaltpcierd_hip_rs.v ファイルを/altera_pcie_a10_hip_141/シンセ・ディレクトリーにコピーします。/.qip ファイルに次の行を追加します。
    set_global_assignment -library -name VERILOG_FILE [ファイル join $::quartus(qip_path) "altera_pcie_a10_hip_141/synth/altpcierd_hip_rs.v"]

    この問題は、Quartus® II ソフトウェアの今後のバージョンで修正される予定です。

    関連製品

    本記事の適用対象: 3 製品

    インテル® Arria® 10 GX FPGA
    インテル® Arria® 10 GT FPGA
    インテル® Arria® 10 SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。