記事 ID: 000083842 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/06/18

Stratix V デバイスのメモリー IP は 150 MHz 未満の周波数をサポートしません

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は QDR II 製品に影響を与えています。

    Stratix V デバイスの場合、メモリー・インターフェイスの動作周波数のみが大きい 150 MHz 以上がサポートされています。

    解決方法

    この問題の回避策は、周波数以下を使用しないことです。 150 MHz 未満。

    この問題は修正されません。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。