記事 ID: 000083777 コンテンツタイプ: トラブルシューティング 最終改訂日: 2013/02/15

RapidIO II IP コアrx_cal_busyおよびtx_cal_busy信号の方向が間違っている

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

RapidIO II IP コアの初期バージョンでは、 rx_cal_busy tx_cal_busy 誤って入力信号として宣言されました。これらの信号は、 は IP コアの出力信号です。

解決方法

RapidIO II IP コアのバリエーションでこの問題を解決するには、編集してください 最上位ファイル の<バリエーション>.v および トップレベルのシミュレーション・ファイル <バリエーション>_sim / <バリエーション>.v、 または対応する .vhd ファイル 内で、これらのファイルを組み込みます。 信号を出力信号として使用します。RapidIO での宣言が正しい場合 II IP コア内部モジュール。

この問題は RapidIO II のバージョン 12.1 SP1 で修正されています。 MegaCore ファンクション

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。