記事 ID: 000083532 コンテンツタイプ: トラブルシューティング 最終改訂日: 2015/08/13

pci Express のAltera ハード IP がルートポート・モードで Txs の読み取りでハングアップするのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細 Quartus® II 15.0 ソフトウェアの問題により、ルートポートモードでは、 Txs CRA インターフェイスを介した複数の読み取りアクセスの後に、インターフェイスがハングアップする可能性があります (完全ではありません)。
    解決方法

    これは、Avalon-MM ブリッジが、CRA インターフェイスから生成された TLP のカウンターで消費されるクレジットを増加させないためです。

    回避策は次のとおりです。

    1. インテル® Quartus® 14.1 をインストールします。
    2. インテル® Quartus® 14.1 のインストール・ディレクトリーにアクセスして、以下を見つけます。
      1. /ip/アルテラ/altera_pcie/altera_pcie_av_hip_avmm/avalon_mm_128
      2. /ip/アルテラ/altera_pcie/altera_pcie_av_hip_avmm/avalon_stif
    3. インテル® Quartus® 15.0 インストール済み環境の同じフォルダーにすべてのファイルをコピーし、既存のすべてのファイルを削除します。次に、Quartus/ Qsys 15.0 を再度開き、ハード IP を再生成します。
    4. 上記のディレクトリーは、Arria 10 デバイスと Arria V デバイスの両方で使用されています。

    これは、インテル® Quartus® ソフトウェアの今後のリリースで修正される予定です。

    関連製品

    本記事の適用対象: 7 製品

    インテル® Arria® 10 GT FPGA
    インテル® Arria® 10 GX FPGA
    インテル® Arria® 10 SX SoC FPGA
    Arria® V GT FPGA
    Arria® V GX FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。