記事 ID: 000083450 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/12/15

TwiddleGenC ブロックがワイドカウンターで不正な Twiddle ファクターを生成

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    DSPBA TwiddleGenC ブロックは、使用する小ねり要因を生成します ストリーミング FFT を構築する場合。幅 9 ビット以下の入力の場合、 ブロックはシンプルなルックアップ・テーブルを使用します。10 ビットの入力の場合 以上の幅がある場合、ブロックは最適化されたルックアップ・テーブルを使用します (使用するルックアップ・テーブル メモリーブロック数が減少)。最適化された構造によって生成される小ねり係数 が完全に正しくないため、TwiddleGenC ブロックは 9 ビット以上の入力で正しく動作します。The BFTC TwiddleGenC ブロックを含むブロックが正しく表示されません。 512 を超えるサイズの FFT の結果。

    解決方法

    この問題を回避するには、TwiddleGenCF ブロックを使用してください。この問題は DSP Builder v13.1 で修正されています。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。