記事 ID: 000083289 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

3.3V LVTTL/ LVCMOS 入力ピンには、Quartus® II ソフトウェアによって生成された IBIS モデルに 3.3V LVTTL / LVCMOS 出力 IBIS モデルが割り当てられているのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェアは、PCI クランプ・ダイオードが有効になっている場合、入力ピンに 3.3V LVTTL / LVCMOS 出力 IBIS モデルを割り当てます。3.3V LVTTL/ LVCMOS 出力 IBIS モデルには、3.3V LVTTL/ LVCMOS 入力バッファー情報が含まれています。

例えば、「ttl33_cio_d4ps3」出力 IBIS モデルは、PCI クランプ・ダイオードが有効になっている 3.3V LVTTL 入力ピンに割り当てられている場合があります。 このモデルでは、入力機能をシミュレートできます。

関連製品

本記事の適用対象: 1 製品

Stratix® IV GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。