記事 ID: 000083263 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

Arria V および Cyclone V ハード・メモリー・インターフェイスにおけるユーザー・リフレッシュの制限

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は DDR2 および DDR3、QDR II、RLDRAM II に影響します。 製品。

ハード・メモリー・インターフェイスで、ファブリック・クロックが設定されている場合 コントローラーのクロックよりもはるかに遅い場合、コントローラーは 要求がディアサーターされるのを待つ間に、追加の確認パルス。 この動作は、シングルポート・メモリー・コントローラーが動作している場合には表示されません。 1 つのクロックドメインで。

解決方法

この問題を回避する方法はありません。番号を確認できます。 コントローラーの比率を計算して、追加の確認パルス数 クロックからユーザークロック、および位相の違いを確認できます。マスクをオフにできます 望ましくない場合は、追加の確認パルスを受信確認します。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。