記事 ID: 000083147 コンテンツタイプ: トラブルシューティング 最終改訂日: 2014/12/05

Arria V または Cyclone V PowerPlay Early Power Estimator (EPE) バージョン 13.1 以降の HPS タブでバンク 6A および 6B の電圧を選択できないのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    バージョン 13.1 以降の Arria® V または Cyclone® V EPE では、HPS タブのバンク 6A および 6B の電圧は、タブの SDRAM 設定のタイプによって決まります。これは、バンク 6A および 6B が SDRAM インターフェイスに使用されるためです。

    例えば、DDR3 を選択するとバンク電圧は 1.5V に設定され、DDR2 を選択すると EPE で電圧は 1.8V に設定されます。

    関連製品

    本記事の適用対象: 5 製品

    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA
    Arria® V SX SoC FPGA
    Arria® V ST SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。