記事 ID: 000083058 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/06/18

ARRIA V および Cyclone V ソフト・コントローラーは、CSR または ECC が有効になっている場合、周波数目標を満たしていない可能性があります

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は DDR2、DDR3、および LPDDR2 製品に影響します。

    Arria V およびCyclone V ソフト・コントローラーが対応していない可能性があります。 外部メモリーで計算された周波数目標に到達する数 有効 にする をオンにしている場合は、インターフェイス仕様試算ツール コンフィグレーションおよびステータス・レジスター・インターフェイス または 有効化エラー コントローラー設定の検出と修正 オプション タブをクリックします。

    解決方法

    この問題の回避策は、 コンフィグレーションおよびステータス・レジスター・インターフェイス有効化 エラー検出と修正 オプションはオンではありません。

    この問題は今後修正される予定です。

    関連製品

    本記事の適用対象: 1 製品

    Arria® V FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。