記事 ID: 000082994 コンテンツタイプ: エラーメッセージ 最終改訂日: 2014/10/03

内部エラー: サブシステム: FIOMGR、ファイル: /quartus/fitter/fiomgr/fiomgr_reserve_pin_op_impl.cpp、Line: 5002

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    この内部エラーは、MAX® 10 デバイスをターゲットとし、デフォルトの IO 規格を 3.0V または 3.3V に設定した場合、Quartus® II ソフトウェアによって生成される場合があります。

    解決方法

    Quartus® II ソフトウェアでは、デバイスおよびピンオプションからデフォルトの IO 規格 2.5V 以下を選択します。次に、アサインメント・エディターまたはピンプランナーを使用して、希望する 3.3V または 3.0V IO 規格をそれぞれのピンに割り当てます。

    この問題は、インテル® Quartus® ソフトウェア・バージョン 15.0 で修正されました。

    関連製品

    本記事の適用対象: 1 製品

    インテル® MAX® 10 FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。