クリティカルな問題
set_max_skew
Synopsys Design Constraints (SDC) を適用する場合
MAX®10デザインの DQSn ピンへの制約
LPDDR2 EMIF IP、Quartus® Prime スタンダードを含みます
エディション・ソフトウェアの升升が内部エラーを発生させます。
この問題は、10M16、10M25、または 10M50 を対象とする 10 個のデザインMAXに影響します。 デバイス。
クリティカルな問題
set_max_skew
Synopsys Design Constraints (SDC) を適用する場合
MAX®10デザインの DQSn ピンへの制約
LPDDR2 EMIF IP、Quartus® Prime スタンダードを含みます
エディション・ソフトウェアの升升が内部エラーを発生させます。
この問題は、10M16、10M25、または 10M50 を対象とする 10 個のデザインMAXに影響します。 デバイス。
1
本サイトでのすべてのコンテンツの投稿および使用には、Intel.com の利用規約が適用されます。
このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。