記事 ID: 000082870 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/09/11

Altera LVDS IBIS モデルを使用した Hyperlynx シミュレーションが、プリエンファシス設定を変更する際にオーバーシュートとアンダーシュートの点で大きな違いを示さなのはなぜですか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細 ALTERA® LVDS IBIS モデルでは、プリエンファシス影響が V-T 曲線に組み込まれています。V-T 曲線における瞬間的なオーバーシュートおよびアンダーシュートとしてモデル化されたプリエンファシス影響は、Hyperlynx バージョン 7.7 および 8.0 で滑らかにされます。プリエンファシス設定の影響は、Hyperlynx 8.1 以降で確認できます。

関連製品

本記事の適用対象: 1 製品

Arria® II GZ FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。