記事 ID: 000082846 コンテンツタイプ: トラブルシューティング 最終改訂日: 2012/06/18

シミュレーションサンプルデザインにエラーが発生して警告が生成される

環境

    インテル® Quartus® II サブスクリプション・エディション
    シミュレーション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

この問題は DDR2 および DDR3、LPDDR2、QDR II、RLDRAM に影響します。 II 製品。

シミュレーション・サンプル・デザインでは、応答が停止して問題が生じる場合があります。 次のような警告が表示されます。

# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst now matches with specified clock frequency. # 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst. Specified input period is 2500 ps but actual is 3750 ps

解決方法

この問題の回避策は次のとおりです。

  1. テキスト・エディターでシミュレーション例を開きます。 デザイントップレベルのファイル (corename_example_sim.vなど)。
  2. シミュレーション例デザインのトップレベル・ファイルで、 必要な周波数に一致する基準クロック BFM クロックレート (MHz)。
  3. 例えば、次 pll_ref_clk の例では altera_avalon_clock_source.CLOCK_RATE (32)

    次の機能を備

.CLOCK_RATE (32.765)

この問題は今後修正される予定です。

関連製品

本記事の適用対象: 1 製品

インテル® プログラマブル・デバイス

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。