クリティカルな問題
この問題は DDR2 および DDR3、LPDDR2、QDR II、RLDRAM に影響します。 II 製品。
シミュレーション・サンプル・デザインでは、応答が停止して問題が生じる場合があります。 次のような警告が表示されます。
# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst
now matches with specified clock frequency.
# 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst.
Specified input period is 2500 ps but actual is 3750 ps
この問題の回避策は次のとおりです。
- テキスト・エディターでシミュレーション例を開きます。 デザイントップレベルのファイル (corename_example_sim.vなど)。
- シミュレーション例デザインのトップレベル・ファイルで、 必要な周波数に一致する基準クロック BFM クロックレート (MHz)。
例えば、次 pll_ref_clk
の例では altera_avalon_clock_source
、.CLOCK_RATE
(32)
次の機能を備
.CLOCK_RATE (32.765)
この問題は今後修正される予定です。