記事 ID: 000082746 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

SOPC Builder で生成された PCI Express* のバリエーション用ハード IP コンパイラーが FC アップデート周波数要件に違反する可能性がある

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT

クリティカルな問題

詳細

PCI Express 仕様では、フロー制御情報が必要です。 30 .s ±50% ごとに更新されます。SOPC Builder で生成された IP コンパイラーの一部 PCI Express ハード IP の実装では、その要件に違反する可能性があります 優先度の低い FC アップデートの場合。この違反は、高い 優先度の高い FC アップデートおよび優先度の低い FC アップデートは、 同時に送信されます。この場合、優先度の低い FC アップデートはエンドポイントによって送信されない場合があります。しかし、この問題は ハードウェアのパフォーマンスに影響を与えません。

この問題は PCI Express ハード IP 実装の IP コンパイラーに影響を与えます。 SOPC Builder で生成されます。

解決方法

この問題を回避する方法はありません。

この問題は、今後の IP コンパイラーで修正される予定です。 PCI Express* の場合。

関連製品

本記事の適用対象: 1 製品

Stratix® IV FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。