記事 ID: 000082658 コンテンツタイプ: トラブルシューティング 最終改訂日: 2011/10/18

インテル® Quartus® II ソフトウェア・バージョン 10.0 は、STRATIX IV GT を対象としたデザイン向けに PCI Express ハード IP ブロックを正しく配置しません。

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Stratix IV GT デバイスをダウンボンドでターゲットとするデザインの場合 パッケージの場合、Quartus® II ソフトウェア・バージョン 10.0 が正しく配置されていない 下部の XCVR ブロックの PCI Express ハード IP ブロックは、 ハード IP ブロックが接続されています。デザインのコンパイルに失敗する 次のようなメッセージが表示されます。

    Error: Can’t assign I/O pad to because this causes failure in the placement of the other atoms in its associated channel. Error: The transceiver block has no associated PCI Express hard IP block.

    関連製品

    本記事の適用対象: 1 製品

    Stratix® IV FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。