記事 ID: 000082656 コンテンツタイプ: トラブルシューティング 最終改訂日: 2015/07/03

OpenCL または DSP アドバンスト・ブロックセットを使用して、Arria 10 DSP ブロックで浮動小数点加算器を使用する際に低い制限付き fmax が表示されるのはなぜですか?

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    この問題は、Arriaの 10 DSP ブロックの浮動小数点モードを対象とするデザインに影響を与えます。 DSP ブロックに浮動小数点加算器を実装する場合。の仕様 完全にパイプライン化された場合の加算器は 450MHz 以上で動作します。ただし、インテル® Quartus® II ソフトウェア v15.0 では、このモジュールでは 298.51MHz の制限付き fMAX が表示されます。

    解決方法

    この問題は、インテル® Quartus® II の今後のバージョンで修正される予定です。 ソフトウェア。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。