記事 ID: 000082230 コンテンツタイプ: エラーメッセージ 最終改訂日: 2018/10/01

警告: ex_25g.alt_e25s10_0: 現在選択されているデバイス「1SG280HU2F50E2VGS1」はエンジニアリング・サンプル・デバイスであり、この IP のタイミング要件を満たすことができない可能性があります。同等の運用デバイスに移行することを検討してください。

環境

  • インテル® Quartus® Prime 開発ソフトウェア・プロ・エディション
  • 25G イーサネット・インテル® FPGA
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    H タイル ES1 または ES2 シリコンを搭載した Stratix® 10 デバイス向けに 25G イーサネット・Stratix® 10 FPGA IP インスタンスを生成しようとしたときに、[IP パラメーター・エディターのシステム・メッセージ] ペインで上記の警告が表示される場合があります。

    解決方法

    この警告を回避するには、Quartus® Prime 開発ソフトウェア・プロ・ソフトウェアでプロジェクトを作成するときに、H タイル ES3 または製品版シリコンを搭載した Stratix® 10 デバイスをターゲットにする必要があります。

    関連製品

    本記事の適用対象: 1 製品

    インテル® Stratix® 10 FPGA & SoC FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。