記事 ID: 000081843 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

内部エラー: サブシステム: VPR20KMAIN、ファイル: /quartus/fitter/vpr20k/altera_arch_common/altera_arch_route_common.c、ライン: 5472

環境

    インテル® Quartus® II サブスクリプション・エディション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

Quartus® II ソフトウェアのバージョン 11.1 SP2 以前の問題により、FIR コンパイラー II メガファンクションを含むデザインをコンパイルし、Arria® II デバイスをターゲットにしている場合、このエラーが表示される場合があります。

解決方法

この問題を回避するには、MegaWizard™ プラグイン・マネージャーで、デザイン実装設定の Small/ Medium RAM Block Threshold を -1 から任意の正の整数に変更します。

この問題は、Quartus® II ソフトウェア・バージョン 12.0 SP1 から修正されています。

関連製品

本記事の適用対象: 2 製品

Arria® II GX FPGA
Arria® II GZ FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。