記事 ID: 000081566 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

28nm デバイスにおけるシリアル・デジタル・インターフェイス・デザインの長いロック時間

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    シリアル・デジタル・インターフェイス (SDI) デザインには長いロック機能があります。 高解像度 (HD) から第 3 世代に切り替える際の時間 (3G) または 3G を受信した後にコアがリセットされた場合。

    フレームロックを実現するには、設計に時間がかかる場合があります。 レート検出ブロックが標準を正しく検出できないのは、 レート検出中に復元されたデータが正しくありません。

    この問題は、28nm デバイスを使用するすべての SDI デザインに影響します。

    解決方法

    この問題の回避策はありません。

    この問題は、SDI MegaCore のバージョン 12.1 SP1 で修正されています。 関数。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。