記事 ID: 000081433 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix V をターゲットとするデザインがシミュレーション・モデルの生成に失敗する

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Stratixを対象とした SDI MegaCore ファンクションを使用するデザイン V デバイスが MegaWizard プラグインでシミュレーション・モデルを生成できない マネージャー。

    解決方法

    Stratix V デザインのシミュレーション・モデルを生成するには、 次の手順に従ってください。

    1. インテル® Quartus® II ソフトウェアでプロジェクトを作成する MegaWizard プラグイン・マネージャーを起動します。
    2. 新しいカスタムメガファンクション・バリエーションを作成し、 希望の SDI 構成
    3. [EDA]タブで [生成] をオフにします。 シミュレーション・モデル
    4. [OK] をクリックします。
    5. コマンド端末で、ディレクトリーをプロジェクトに変更します。 フォルダーをクリックして xcvr および sdi-libdrvy を生成します。 フォルダー
    6. 次のように quartus_map スクリプトを実行します。

    Verilog の例: quartus_map .v --simgen --simgen_parameter="CBX_HDL_LANGUAGE=Verilog" --family="Stratix V" VHDL の例: quartus_map .vhd --simgen --simgen_parameter="CBX_HDL_LANGUAGE=Vhdl" --family="Stratix V" .voまたはvhoファイル プロジェクト・ディレクトリーで生成されます。

    関連製品

    本記事の適用対象: 1 製品

    Stratix® V FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。