クリティカルな問題
Stratixを対象とした SDI MegaCore ファンクションを使用するデザイン V デバイスが MegaWizard プラグインでシミュレーション・モデルを生成できない マネージャー。
Stratix V デザインのシミュレーション・モデルを生成するには、 次の手順に従ってください。
- インテル® Quartus® II ソフトウェアでプロジェクトを作成する MegaWizard プラグイン・マネージャーを起動します。
- 新しいカスタムメガファンクション・バリエーションを作成し、 希望の SDI 構成
- [EDA]タブで [生成] をオフにします。 シミュレーション・モデル
- [OK] をクリックします。
- コマンド端末で、ディレクトリーをプロジェクトに変更します。 フォルダーをクリックして xcvr および sdi-libdrvy を生成します。 フォルダー
- 次のように quartus_map スクリプトを実行します。
Verilog の例: quartus_map .v --simgen
--simgen_parameter="CBX_HDL_LANGUAGE=Verilog" --family="Stratix
V"
VHDL の例: quartus_map .vhd --simgen
--simgen_parameter="CBX_HDL_LANGUAGE=Vhdl" --family="Stratix V"
.voまたはvhoファイル
プロジェクト・ディレクトリーで生成されます。