記事 ID: 000081406 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/29

PCI Express Qsys デザイン例リコンフィグレーション・ドライバーのハード IP に未接続のcal_busy_in出力信号

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    クリティカルな問題

    詳細

    Alteraはインテル® Quartus® Prime 開発ソフトウェアまたはインテル® Quartus® II 開発ソフトウェアで利用可能なデザイン例を提供しています。 インストール・ディレクトリー。Avalon ストリーミング (Avalon-ST) Qsys サンプルデザイン トランシーバー・リコンフィグレーション・コントローラーとAltera PCIe Reconfig を含む ドライバー。 cal_busy_in Altera PCIe Reconfig ドライバーの出力 モジュールが接続されていません。トランシーバー・リコンフィグレーションには、この信号を接続する必要があります。 正しく動作するようにしてください。Qsys の最上位コンポーネントでは利用できません。 システム。

    解決方法

    cal_busy_in出力がトップレベルとして利用できないため この信号を RTL で接続する必要があります。

    関連製品

    本記事の適用対象: 1 製品

    インテル® プログラマブル・デバイス

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。