記事 ID: 000081320 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

HardCopy II デバイスに関して、低 M カウンター PLL 設定および拡張 PLL または高速 PLL がまだ周波数ロックされている場合のロックの損失を報告するロック検出回路に関して問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい。拡張 PLL と高速 PLLの両方で特定の M カウンターおよびチャージポンプ電流 (ICP) 設定の組み合わせに対して、Stratix®II、Stratix® II GX、HardCopy® II デバイスでロック回路障害が発生する場合があります。

詳細については 、Stratix II FPGA ファミリーのエラッタシート (PDF) を参照してください。

関連製品

本記事の適用対象: 2 製品

HardCopy™ III ASIC デバイス
Stratix® II FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。