記事 ID: 000081267 コンテンツタイプ: エラーメッセージ 最終改訂日: 2021/08/28

内部エラー: サブシステム: ASMCC、ファイル: /quartus/comp/asmcc/asmcc_bitfield.cpp、ライン: 855

環境

  • インテル® Quartus® II サブスクリプション・エディション
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    詳細

    インテル® Quartus® II ソフトウェア・バージョン 9.1 以降の問題により、Arria® II GX デバイスを対象としたデザインでは、このエラーが発生する可能性があります。このエラーは、デザインが Arria II デバイス・ハンドブック「Arria II デバイス (PDF) の高速差動 I/O インターフェイスおよび DPA における DPA 無効ディファレンシャルチャネルのガイドライン」の規則に違反している場合に生じます。

    解決方法

    この問題を解決するには、DPA 対応 LVDS インターフェイスの配置をこれらのルールに準拠するように変更してください。

    この問題は、Quartus® II ソフトウェアの今後のリリースで解決される予定です。

    関連製品

    本記事の適用対象: 1 製品

    Arria® II GX FPGA

    このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。