記事 ID: 000081219 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

インテル® Quartus® II ソフトウェア・バージョン 9.0 カスタマー・ベータ版のArria II GX デバイスのピン配列に既知の問題がありますか?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

はい、Arriaにエラーが発生しています。 インテル® Quartus® FPGA II GX デバイスのピン配列® II ソフトウェア・バージョン 9.0 CB (カスタマー・ベータ)

ピン DATA[7:1] および CLKUSR を LVDS 差動入力または出力として使用するピン配列には影響があります。 ペア (DATA7、DATA6)、(DATA5、DATA4)、および (DATA3、DATA2)、および (DATA1、CLKUSR) は LVDS 方向をスワップします (TX ピンは正しく RX ピンとしてマークされていません。またはその逆)。その他のピン、およびシングルエンド I/O としてのこれらのピンの使用には影響しません。

回避策は、これらのピンを使用しないこと、または最終リリースの Quartus® II バージョン 9.0 を待つことです。

関連製品

本記事の適用対象: 1 製品

Arria® II GX FPGA

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。この内容は参考情報および一般的な情報を提供するためものであり、情報の正確さと完全性を保証するものではありません。インテルは不正確な翻訳があった場合でもいかなる責任を負いません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。