記事 ID: 000081157 コンテンツタイプ: トラブルシューティング 最終改訂日: 2021/08/28

Stratix II GX デバイスおよび新しい GX/GT/GZ デバイスでのダイナミック・リコンフィグレーションをシミュレートすると、使用中のポートとreconfig_address_enポートが不明な状態になります。どうしてですか?

環境

    シミュレーション
BUILT IN - ARTICLE INTRO SECOND COMPONENT
詳細

「使用中」ポートと「reconfig_address_en」ポートでは、起動時に予期しないシミュレーション動作Stratix® II GX および新しい GX/GT/GZ ファミリー。このシミュレーションの問題を解決するには、以下の回避策を実行してください。

 

ダイナミック・リコンフィグレーション・コントローラー・ブロックには reconfig_clk 入力ポートがあります。 シミュレーションでは 、reconfig_clk 入力を 1 の値に初期化すると、使用中ポートとreconfig_adddress_en ポートが不明な状態 (x の値) になる場合があります。この問題は、VHDL モデルと Verilog モデルの両方で発生します。

 

例えば、次の Verilog コードはこの動作を引き起こします。

 

初回開始

    reconfig_clk = 1'b1;クロックはロジック高で始まる

終わり

常に始める

    # reconfig_clk = reconfig_clkまで。

終わり

 

この問題を回避するには、シミュレーション・テスト・ベンチで reconfig_clk 入力値を 0 に初期化します。

関連製品

本記事の適用対象: 6 製品

Stratix® IV GX FPGA
Stratix® IV GT FPGA
HardCopy™ IV GX ASIC デバイス
Arria® II GX FPGA
Arria® II GZ FPGA
Stratix® II GX FPGA

1

このページのコンテンツは、元の英語のコンテンツを人力翻訳および機械翻訳したものが混在しています。このコンテンツはお客様の便宜と一般的な情報のみを目的として提供されており、情報の正確さと完全性を保証するものではありません。このページの英語版と翻訳の間に矛盾がある場合は、英語版に準拠します。 このページの英語版をご覧ください。